Поиск по каталогу |
(строгое соответствие)
|
- Профессиональная
- Научно-популярная
- Художественная
- Публицистика
- Детская
- Искусство
- Хобби, семья, дом
- Спорт
- Путеводители
- Блокноты, тетради, открытки
Low Power Phase Locked Loop With Multiple Output Using VLSI Technology.
В наличии
Местонахождение: Алматы | Состояние экземпляра: новый |
Бумажная
версия
версия
Автор: Ujwala A. Belorkar and Siddharth A. Ladhake
ISBN: 9783659329258
Год издания: 2013
Формат книги: 60×90/16 (145×215 мм)
Количество страниц: 96
Издательство: LAP LAMBERT Academic Publishing
Цена: 31069 тг
Положить в корзину
Позиции в рубрикаторе
Отрасли экономики:Код товара: 118689
Способы доставки в город Алматы * комплектация (срок до отгрузки) не более 2 рабочих дней |
Самовывоз из города Алматы (пункты самовывоза партнёра CDEK) |
Курьерская доставка CDEK из города Москва |
Доставка Почтой России из города Москва |
Аннотация: DESIGN AND ANALYSIS OF PHASE LOCKED LOOP WITH MULTIPLE OUTPUT USING VLSI TECHNOLOGY Dr.Ujwala A. Belorkar,Dr.Siddharth A. Ladhake. Efforts has been taken to design Low Power, phase locked loop with multiple output, using 45nm VLSI technology. The design process, at various levels, is usually evolutionary in nature. It starts with a given set of requirement. When the requirements are not met, the design has to be improved.The proposed PLL is designed and analysed using 45 nm CMOS/VLSI technology with microwind 3.1. The effective gate length required for 45 nm technology is 25nm. Low Power (0.211mwatt) phase locked loop with four multiple outputs as PLL8x, PLL4x, PLL2x, & PLL1x of 3.3 GHz,1.65 GHz, 0.825 GHz, and 0.412 GHz respectively is obtained using 45 nm VLSI technology. Thus a very high efficient, optimum area chip is designed and analysed for phase locked loop with low power of 0.211 mw and four multiple outputs.
Ключевые слова: VLSI, pll, Low Power, phase detector, CMOS technology, Microwind, VCO, MICRO ELECTRONICS, MULTIPLE OUTPUT