Ваш любимый книжный интернет-магазин
Перейти на
GlavKniga.SU
Ваш город: Алматы
Ваше местоположение – Алматы
 Да 
От вашего выбора зависит время и стоимость доставки
Корзина: пуста
Авторизация 
  Логин
  
  Пароль
  
Регистрация  Забыли пароль?

Поиск по каталогу 
(строгое соответствие)
ISBN
Фраза в названии или аннотации
Автор
Язык книги
Год издания
с по
Электронный носитель
Тип издания
Вид издания
Отрасли экономики
Отрасли знаний
Сферы деятельности
Надотраслевые технологии
Разделы каталога
худ. литературы

Efficient and Scalable Manycores. Optimized Synchronization and Cache Coherency

В наличии
Местонахождение: АлматыСостояние экземпляра: новый
Бумажная
версия
Автор: Jos? Luis Abell?n,Juan Fern?ndez and Manuel Eugenio Acacio
ISBN: 9783659371738
Год издания: 2013
Формат книги: 60×90/16 (145×215 мм)
Количество страниц: 232
Издательство: LAP LAMBERT Academic Publishing
Цена: 46943 тг
Положить в корзину
Позиции в рубрикаторе
Отрасли знаний:
Код товара: 120746
Способы доставки в город Алматы *
комплектация (срок до отгрузки) не более 2 рабочих дней
Самовывоз из города Алматы (пункты самовывоза партнёра CDEK)
Курьерская доставка CDEK из города Москва
Доставка Почтой России из города Москва
      Аннотация: Continuous advances in silicon technology have enabled a new generation of chip multiprocessors, called manycores. Current designs of these systems comprise many simple and energy-efficient processor cores for an unprecedented computational power and energy efficiency. Nonetheless, this book identifies three fundamental performance bottlenecks that prevent future manycores from scaling to larger core counts. In particular, highly contended synchronization in barriers and locks, along with the overhead due to coherency activity of hardware coherence protocols. To overcome such performance bottlenecks, three distinct and complementary simple and power-efficient hardware-based solutions have been proposed: GBarrier, GLock and ECONO, respectively. A comprehensive evaluation of these new architectures utilizing a current industrial tool flow, full-custom state-of-the-art technology, full-system simulation, and a representative set of current benchmarks, reveals that integrating these three hardware solutions constitutes a step forward for both power-performance efficiency and improved scalability in future manycore systems.
Ключевые слова: Parallel Programming, cache coherence, hardware synchronization, Cache Coherency, coherence protocol, chip multiprocessors, manycore