Ваш любимый книжный интернет-магазин
Перейти на
GlavKniga.SU
Ваш город: Алматы
Ваше местоположение – Алматы
 Да 
От вашего выбора зависит время и стоимость доставки
Корзина: пуста
Авторизация 
  Логин
  
  Пароль
  
Регистрация  Забыли пароль?

Поиск по каталогу 
(строгое соответствие)
ISBN
Фраза в названии или аннотации
Автор
Язык книги
Год издания
с по
Электронный носитель
Тип издания
Вид издания
Отрасли экономики
Отрасли знаний
Сферы деятельности
Надотраслевые технологии
Разделы каталога
худ. литературы

FPGA Implementation of MIL-STD-1553B Bus Protocol. Design, Simulation and Hardware Implementation

В наличии
Местонахождение: АлматыСостояние экземпляра: новый
Бумажная
версия
Автор: Jawad Yousaf and Iftekhar Mehmood
ISBN: 9783659384196
Год издания: 2013
Формат книги: 60×90/16 (145×215 мм)
Количество страниц: 156
Издательство: LAP LAMBERT Academic Publishing
Цена: 40017 тг
Положить в корзину
Позиции в рубрикаторе
Отрасли экономики:
Код товара: 123051
Способы доставки в город Алматы *
комплектация (срок до отгрузки) не более 2 рабочих дней
Самовывоз из города Алматы (пункты самовывоза партнёра CDEK)
Курьерская доставка CDEK из города Москва
Доставка Почтой России из города Москва
      Аннотация: Modern day avionics and satellite communication systems communicate with each other using MIL-STD- 1553B bus protocol. This book aim to provide an intensive study for the software and hardware level implementation of MIL-STD-1553B bus protocol on FPGA board using a new methodology of digital phase lock loop (DPLL). The book describes the basics of bus protocol, modular level implementation of different units of protocol and software & hardware implementation issues and their solutions. ISE Xilinx Spartan 3 FPGA kit is used for the execution of different modules of protocol like UART, Bus Controller, Manchester encoder/decoder and DPLL. DPLL is used for data clock recovery from encoded Manchester data of the channel at receiver end, instead of implementing common practice of initiating a separate clock for encoded Manchester data processing. Usage of DPLL, resolves the synchronization issues, a major concern in high data rate embedded systems and increases the integrity and reliability of the system. The actual implementation of different transactions of bus i.e. BC to RT and RT to RT is discussed in detailed.
Ключевые слова: DPLL, MIL-STD-1553, FPGA Board, Digital Phase Lock Loop, 1553 Transactions, BC to RT, RT to RT, Manchester Encoder, Manchester Decoder, DPLL For Clock Recovery