Ваш любимый книжный интернет-магазин
Перейти на
GlavKniga.SU
Ваш город: Алматы
Ваше местоположение – Алматы
 Да 
От вашего выбора зависит время и стоимость доставки
Корзина: пуста
Авторизация 
  Логин
  
  Пароль
  
Регистрация  Забыли пароль?

Поиск по каталогу 
(строгое соответствие)
ISBN
Фраза в названии или аннотации
Автор
Язык книги
Год издания
с по
Электронный носитель
Тип издания
Вид издания
Отрасли экономики
Отрасли знаний
Сферы деятельности
Надотраслевые технологии
Разделы каталога
худ. литературы

Low Power Array Multipliers. Design and Analysis of Low Power Unsigned and Signed Array Multipliers

В наличии
Местонахождение: АлматыСостояние экземпляра: новый
Бумажная
версия
Автор: Prakash S. P. and Abdullah M.
ISBN: 9786200463524
Год издания: 2019
Формат книги: 60×90/16 (145×215 мм)
Количество страниц: 56
Издательство: LAP LAMBERT Academic Publishing
Цена: 23066 тг
Положить в корзину
Позиции в рубрикаторе
Отрасли знаний:
Код товара: 506332
Способы доставки в город Алматы *
комплектация (срок до отгрузки) не более 2 рабочих дней
Самовывоз из города Алматы (пункты самовывоза партнёра CDEK)
Курьерская доставка CDEK из города Москва
Доставка Почтой России из города Москва
      Аннотация: In recent years, power dissipation is one of the biggest challenges in VLSI design. Multipliers are the main sources of power dissipation in DSP blocks. Power optimization has to be implemented on all components of the processor. In this project, the design and power comparison of the low power unsigned array multipliers and low power Baugh-Wooley multipliers using different types of adder units are analyzed. The fundamental units to design a multiplier are adders. The proposed multiplier is designed by using different types of full adder and half adder units. The design of full adder and half adder for low power is obtained and the low power units are implemented on the proposed multiplier and the results are analyzed for better performance. The designs are done using TANNER SEDIT tool and simulated using TSPICE. The experimental Tanner SPICE results show that the transistor count and the power required are significantly reduced in the proposed design over the existing design.
Ключевые слова: VLSI Design, Array multipliers, power dissipation, DSP blocks, low power Baugh-Wooley multipliers, adder units