Поиск по каталогу |
(строгое соответствие)
|
- Профессиональная
- Научно-популярная
- Художественная
- Публицистика
- Детская
- Искусство
- Хобби, семья, дом
- Спорт
- Путеводители
- Блокноты, тетради, открытки
Проектирование функциональных блоков встраиваемых систем на FPGA
Бумажная
версия
версия
Автор: Соловьев В. В.
ISBN: 978-5-9912-0880-2
Год издания: 2021
Формат книги: 70×100/16 (170×240 мм)
Количество страниц: 348
Издательство: М.: Горячая линия – Телеком
Вид издания: Монография
Цена: 5532 тг
Положить в корзину
Позиции в рубрикаторе
Отрасли экономики:Отрасли знаний:
Код товара: 548159
Способы доставки в город Алматы * комплектация (срок до отгрузки) не более 2 рабочих дней |
Самовывоз из города Алматы (пункты самовывоза партнёра CDEK) |
Курьерская доставка CDEK из города Москва |
Доставка Почтой России из города Москва |
Аннотация: Рассмотрены основы проектирования функциональных блоков, которые наиболее часто встречаются во встраиваемых системах, на программируемых пользователем вентильных матрицах FPGA (field programmable gate array – FPGA). Рассмотрено проектирование на FPGA путем описания на языке Verilog и с помощью IP-ядер блоков памяти различного типа: одно-портовой, двух-портовой RAM, ROM, FIFO, LIFO, а также сдвиговых регистров в блоках встроенной памяти. Представлено несколько методик проектирования устройств управления: в виде микропрограммного автомата (МПА) по граф-схеме алгоритма (ГСА), на основе блок-схем автоматов (ASM), а также на основе блок-схем автоматов с трактом обработки данных (ASMD) и конечных автоматов с трактом обработки данных (FSMD). Приведена методика проектирования на FPGA одно-тактового процессора, а также три методики проектирования много-тактовых процессоров. Особое внимание уделено отладке процессора PIC и оценке его производительности, приводятся рекомендации по увеличению производительности процессоров. Представлена общая методология проектирования цифровых фильтров, рассмотрен пример разработки цифрового фильтра в системе MATLAB, моделирования фильтра в системе ModelSim и реализация фильтра на FPGA в системе Quartus. Рассмотрены вопросы проектирования подсистем синхронизации встраиваемых систем на FPGA. Описаны принципы функционирования блоков фазовой автоподстройки частоты PLL, особенности архитектуры и функционирования блоков PLL в FPGA, а также способы конфигурирования блоков PLL в проектах на FPGA.
Для специалистов в области разработки встраиваемых систем, научных работников, аспирантов.
Для специалистов в области разработки встраиваемых систем, научных работников, аспирантов.