Поиск по каталогу |
(строгое соответствие)
|
- Профессиональная
- Научно-популярная
- Художественная
- Публицистика
- Детская
- Искусство
- Хобби, семья, дом
- Спорт
- Путеводители
- Блокноты, тетради, открытки
Основы языка проектирования цифровой аппаратуры Verilog
В наличии
Местонахождение: Астана | Состояние экземпляра: новый |
Бумажная
версия
версия
Автор: Соловьев В.В.
ISBN: 978-5-9912-0923-6
Год издания: 2021
Формат книги: 60×90/16 (145×215 мм)
Количество страниц: 284
Издательство: М.: Горячая линия – Телеком
Издание: 2-е издание, испр. и доп.
Цена: 3573 тг
Положить в корзину
Позиции в рубрикаторе
Отрасли знаний:Код товара: 579871
Способы доставки в город Алматы * комплектация (срок до отгрузки) не более 2 рабочих дней |
Самовывоз из города Алматы (пункты самовывоза партнёра CDEK) |
Курьерская доставка CDEK из города Москва |
Доставка Почтой России из города Москва |
Аннотация: Рассмотрен популярный язык проектирования цифровой аппаратуры Verilog. В книге достаточно полно описаны основные синтаксические элементы и конструкции языка с точки зрения их практического использования. Каждая конструкция языка сопровождается примером. Изложение материала не привязано к определенной элементной базе или конкретному программному средству проектирования, поэтому материал книги может использоваться при разработке проектов как на заказных СБИС и БМК, так и на ПЛИС. Популярность языку Verilog придает простота синтаксиса, во многом совпадающего с языком программирования C, а также большие возможности при описании цифровых устройств и систем, как для синтеза, так и для моделирования, от уровня транзисторов до сложных иерархических структур. Язык Verilog предоставляет также возможности для своего расширения. Для этого служит механизм определения пользовательских примитивов UDP и язык программирования интерфейса PLI. Второе издание содержит пять новых глав, касающихся практических вопросов проектирования цифровых устройств на языке Verilog.
Для разработчиков цифровых устройств и систем, самостоятельно изучающих язык Verilog, будет полезна преподавателям, аспирантам и студентам соответствующих специальностей вузов.
Для разработчиков цифровых устройств и систем, самостоятельно изучающих язык Verilog, будет полезна преподавателям, аспирантам и студентам соответствующих специальностей вузов.